![]() |
|
Tài trợ cho PIC Vietnam |
MPASM Lập trình bằng hợp ngữ là một việc làm vô cùng vất vả, tuy nhiên, để hiểu và làm việc với vi điều khiển, hợp ngữ trở thành một công cụ khá đắc lực ... |
|
Ðiều Chỉnh | Xếp Bài |
![]() |
#6 | |
Nhập môn đệ tử
|
Reset VDK_Watchdog TImer_Có lợi hay hại !?????
Trích:
// Hello Embedded World // Version 2 // Hardware : PIC18F1220 // #include "p18f1220.h" main() { TRISA = 0; while(1) { PORTA = 0xffff; } } Như anh Nam và mọi người thấy, đoạn code này cực kì đơn giản. Nếu em lập trình bên CCS thì không hề có hiện tượng reset VDK . Còn với MPLAB này thì cứ sau một khoảng thời gian thì nó tự động reset. Đọc hướng dẫn của MPLAB thì nó nói phải vào Configure --> Configuration Bits --> Disable Watchdog timer --> em đã làm như hình vẽ. Nhưng kết quả vẫn vậy Bi h em đang phải làm việc với CCS, tuy nhiên em rất trăn trở vấn đề này. MPLAB cũng cho phép ta mô phỏng, nhưng khi kết hợp được với Proteus là tốt nhất. Mong các anh PVN giúp đỡ |
|
![]() |
![]() |
|
|
![]() |
||||
Ðề tài | Người gửi | Chuyên mục | Trả lời | Bài mới |
Dịch MPLAB | nhh | Chương trình dịch & các công cụ mô phỏng | 76 | 28-02-2025 03:02 PM |
Sử dụng MPLab | thanhphongltv | MPASM | 32 | 01-01-2011 09:54 AM |
Hỏi về MPLAB | chipchipvn | Những câu hỏi thường gặp | 26 | 03-08-2010 07:58 PM |
Thông tin cập nhật về MPLAB (Upd 15/06/2006) | falleaf | Chương trình dịch & các công cụ mô phỏng | 11 | 09-11-2007 08:00 PM |
Hoi ve Mplab | Luanquangnam | Đóng góp ý kiến | 1 | 12-12-2005 04:21 PM |